當?shù)貢r間周一(4月14日),AMD宣布代號為“Venice”的第六代AMD EPYC處理器完成流片,預計將于2026年推出。
據(jù)悉,Venice是業(yè)界首個采用臺積電N2制程技術流片的HPC CPU設計,凸顯了AMD積極的產品路線圖以及臺積電生產節(jié)點的準備就緒。
AMD董事長兼CEO蘇姿豐表示,臺積電多年來一直是AMD重要的合作伙伴,AMD是臺積電2nm制程以及硅谷州晶圓21廠的首家HPC客戶,充分展現(xiàn)雙方緊密合作,共同推動創(chuàng)新并提供先進技術,為未來發(fā)展提供動力。
臺積電董事長兼總裁魏哲家表示,臺積電與AMD的合作推動了顯著的技術擴展,為高效晶圓帶來了更佳的效果、功耗效率和良率。
臺積電的N2工藝是其首個基于環(huán)柵(GAA)納米片晶體管的制程技術。該公司預計,與上一代N3(3nm級)相比,該制程技術將使功耗降低24%至35%,或在恒壓下提高15%的性能,同時晶體管密度也將提升1.15倍。這些提升主要得益于新型晶體管和N2 NanoFlex設計技術協(xié)同優(yōu)化框架。
另外,AMD宣布已成功驗證了由臺積電在其位于亞利桑那州鳳凰城附近的Fab 21工廠生產的第五代EPYC處理器的硅片。這意味著該公司部分當前一代EPYC CPU現(xiàn)在可以在美國生產。
蘇姿豐表示,該公司將在美國生產更多的人工智能服務器。
(校對/趙月)