7月16日至19日,2025 RISC-V中國峰會在上海舉行。作為RISC-V生態(tài)深度參與者和重要推動者,思爾芯在峰會期間表現(xiàn)亮眼:不僅于展區(qū)展示最新數(shù)字EDA解決方案,并與開芯院、玄鐵、Andes晶心科技等核心伙伴聯(lián)合呈現(xiàn)合作成果;同時,公司副總裁陳英仁出任EDA分論壇副主席,資深工程師楊德豪也在該論壇發(fā)表技術(shù)演講,分享加速RISC-V商業(yè)落地的實踐與洞見。
賦能RISC-V落地創(chuàng)新
思爾芯憑借廣泛的數(shù)字EDA產(chǎn)品組合,為RISC-V產(chǎn)業(yè)鏈提供多樣化解決方案,覆蓋從IP驗證到系統(tǒng)級驗證需求。合作覆蓋RISC-V主流廠商,公司深度協(xié)同主流RISC-V廠商,定制專屬方案加速產(chǎn)品開發(fā),賦能差異化創(chuàng)新。
在本次峰會上,思爾芯的驗證工具在多元場景中展現(xiàn)卓越性能。不僅現(xiàn)場演示了香山圖形化CPU案例,更是公布了其最新一代原型驗證系統(tǒng)S8-100在香山昆明湖16核RISC-V處理器+NoC互聯(lián)系統(tǒng)的復(fù)雜驗證流程應(yīng)用成果。并在香山開源社區(qū)大會上被授予“戰(zhàn)略貢獻伙伴”榮譽。同時,玄鐵R908高能效比、高實時性處理器在S7-19P邏輯系統(tǒng)上流暢運行,實時演示效果驗證了其低延時與高可靠性。Andes晶心科技64位RISC-V矢量處理器IP核AX45MPV,在S8-100邏輯系統(tǒng)上透過ACE框架高效運行Linux操作系統(tǒng)及大語言模型。這些實踐印證了思爾芯以靈活、高效的數(shù)字EDA工具,持續(xù)推動RISC-V商業(yè)創(chuàng)新落地。
定義RISC-V驗證新范式
RISC-V驗證接口(RVVI)為指令集架構(gòu)(ISA)合規(guī)性與功能正確性驗證提供了標準化框架。然而,隨著定制化擴展帶來的設(shè)計復(fù)雜度提升,RVVI依賴的傳統(tǒng)仿真驗證方法已顯現(xiàn)瓶頸—限制執(zhí)行速度、調(diào)試可視性及系統(tǒng)級驗證的可擴展性。
在18日的EDA分論壇上,思爾芯楊德豪帶來了題為《基于事務(wù)的加速技術(shù)在RISC-V高速高質(zhì)量驗證中的應(yīng)用》分享。本次演講闡述如何通過基于事務(wù)的加速技術(shù)(TBA)增強RVVI能力,借助虛擬原型與硬件仿真(如思爾芯的芯神匠和芯神鼎)的協(xié)同仿真,實現(xiàn)高速高質(zhì)量的驗證流程。通過將RVVI測試場景解耦為可重用的事務(wù)流,證明TBA既能保持RVVI的合規(guī)檢查能力,又可加速系統(tǒng)級驗證。
思爾芯副總裁陳英仁表示 “基于在RISC-V驗證領(lǐng)域多年的技術(shù)積累,思爾芯持續(xù)推動自身產(chǎn)品與生態(tài)協(xié)同進化。未來我們將進一步深化與生態(tài)伙伴的協(xié)同創(chuàng)新,共同拓展多元化應(yīng)用場景,加速RISC-V技術(shù)從底層驗證到商業(yè)落地的突破?!?/p>