蔡一茂,江西贛州人,1978年3月生。北京大學(xué)博雅特聘教授、集成電路學(xué)院院長、集成電路高精尖創(chuàng)新中心執(zhí)行主任,國家杰出青年科學(xué)基金項目獲得者。
存儲器作為集成電路的核心構(gòu)成,不僅是數(shù)據(jù)的存儲載體,更是智能算法迭代演進(jìn)、人工智能廣泛深入社會各領(lǐng)域應(yīng)用的關(guān)鍵基礎(chǔ),為智能時代的創(chuàng)新突破提供支撐。隨著智能時代的高速發(fā)展,海量數(shù)據(jù)在存儲、傳輸與使用環(huán)節(jié),面臨著高效、安全且低成本的嚴(yán)苛需求,這種需求正呈爆發(fā)式增長態(tài)勢,給當(dāng)下的存儲器技術(shù)與產(chǎn)業(yè)帶來了嚴(yán)峻挑戰(zhàn)。在此背景下,新型存儲器技術(shù)及其相關(guān)智能應(yīng)用,成為學(xué)術(shù)界和產(chǎn)業(yè)界高度關(guān)注的重要研究方向。
人工智能發(fā)展所需的強(qiáng)大算力,不僅依賴先進(jìn)計算芯片性能,更與存儲器的帶寬和容量密切相關(guān)。依托新型存儲器,科研人員構(gòu)建存算一體或類腦計算架構(gòu),大幅提升算力與能效比。蔡一茂在研究新型阻變存儲器的同時,也致力于研究基于阻變存儲器的存算一體新型智能芯片。他提出基于新型存儲的高階三元乘法加速計算策略,能精準(zhǔn)高效適配霍納多項式加速算法,有效加速了復(fù)雜計算過程。憑借這一創(chuàng)新成果,他成功研制出國際首個基于40nm CMOS RRAM存儲器的多核多項式計算加速芯片,該芯片入選 Chip 2023 年度中國芯片科學(xué)十大進(jìn)展。其指導(dǎo)的 “智芯-存算融合 AI 芯片系統(tǒng)” 項目,在全國人工智能應(yīng)用場景創(chuàng)新挑戰(zhàn)賽中脫穎而出,榮獲一等獎。集成電路領(lǐng)域的頂級會議 IEDM(國際電子器件大會)邀請蔡一茂作特邀報告,有關(guān)阻變存儲器及其智能芯片技術(shù)的科研成果申請多項國內(nèi)外發(fā)明專利,在國際學(xué)術(shù)領(lǐng)域產(chǎn)生重要影響。